40年专注研发生产集一体的电阻元器件供应链
服务热线:0755-27796556

插件电阻新闻

联系我们

深圳2019最新免费送彩金,2019年送彩金娱乐平台科技官网
电话:0755-27796556
传真:0755-27796363
邮箱:danny@szguanfa.com
地址:深圳市宝安区西乡固戍航空路华丰智谷高科技产业园A2座325室

行业动态

当前位置:2019最新免费送彩金 >> 插件电阻新闻 >> 行业动态

上拉和下拉电阻的作用

文章来源:插件电阻人气:242发表时间:2019-11-23 18:11:29

上拉就是将不确定的信号通过一个电阻钳位在高电平,当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平。下拉同理,也是将不确定的信号通过一个电阻钳位在低电平,当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平。它们共同的作用是避免电压的“悬浮”,造成电路的不稳定。

 

上拉和下拉电阻的作用概括如下:
1、提高电压的稳定值
TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的最低高电平,这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值;OC门电路必须加上拉电阻,以提高输出的高电平值。

2、增加高电平输出时的驱动能力
有的单片机引脚上也常使用上拉电阻。

3、改变电平的电位,常用在TTL-CMOS匹配
CMOS芯片上,为了防止静电造成损坏,不用的引脚不能悬空,一般接上拉电阻降低输入阻抗,提供泄荷通路。同时引脚悬空就比较容易接收外界的电磁干扰。
电阻
4、提高电阻匹配度
抑制反射波干扰,长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻使电阻匹配,能有效的抑制反射波干扰。

5、预设空间状态/默认电位
在一些CMOS输入端接上拉或下拉电阻是为了预设默认电位。当不用这些引脚时,这些输入端下拉接低电平或上拉接高电平。在I2C等总线上空闲时的状态是由上下拉电阻获得的。

6、提高芯片输入信号的噪声容限
输入端如果是高阻状态,或高阻抗输入端处于悬空状态,此时需要加上拉或下拉电阻,以免受到随机电平的影响,进而影响电路工作。同样,如果输出端处于被动状态,需要加上拉或下拉电阻,如输出端仅仅是一个三极管的集电极,从而提高芯片输入信号的噪声容限,增强抗干扰能力。

 

上面所说的情况都是很普遍的,真正上下拉电阻的作用还是得根据具体的问题进行分析,有的时候加个上拉也许只会为了获得与其他部件不同的微量的延迟,难以穷举。想了解透彻还要根据实际情况去实践。

 

        更多有关电阻知识,请关注2019最新免费送彩金,2019年送彩金娱乐平台,有需要的朋友,可拨打电阻价格咨询热线:0755-27796556。

此文关键词:电阻
0.0990s
0.1032s